Seite 1 von 1

P1 & FPGA

Verfasst: So 7. Jun 2020, 10:43
von PIC18F2550
Wo gibt es den Quelltext dazu.
Würde da gern mal Reinschauen.

Und mit welcher freien Software kann ich es anpassen.

Für mich würde es reichen wenn nur Assembler Code läuft.
Spin ist zwar schön aber in dem Fall müsste es nicht sein.

Der 1. COG ist der Boot COG sein PAR ist immer 0.
Da stellt sich die Frage wie momentan der Propeller seinen 1.COG startet.

Die 32k Rom gehen über die Klippe.
64k Hub sind mir wichtiger.
Wenn ich mich recht erinnere gibt es im Op-Code einige Lücken.
Eventuell kann man hier was mit Memorymapping wie beim Z180 machen.

Re: P1 & FPGA

Verfasst: So 7. Jun 2020, 12:30
von Wuerfel_21
Original-repository ist hier: https://github.com/parallaxinc/Propeller_1_Design
Gibt auch eine etwas sortiertere version: https://github.com/jacgoudsmit/P1V

Re: P1 & FPGA

Verfasst: So 7. Jun 2020, 14:09
von Wuerfel_21
Und das mit dem Bootvorgang....

Beim Reset startet in Cog 0 der Bootloader (booter.src). Der lädt das Programm vom EEPROM und startet dann ganz normal den Spin-Interpreter.